Exerciseur I2C/SPI et analyseur de protocole

L’analyseur de protocole I2C et l’analyseur de protocole SPI (PGY-I2C/SPI-EX-PD) sont des analyseurs de protocole dotés de plusieurs fonctionnalités pour capturer et déboguer la communication entre l’hôte et la conception à tester. PGY-I2C/SPI-EX-PD est l’instrument leader qui permet aux ingénieurs de conception et de test de tester les conceptions I2C ou SPI respectives pour ses spécifications en configurant le PGY-I2C/SPI-EX-PD comme maître/esclave, générant I2C /Trafic SPI et décodage des paquets de décodage du protocole I2C/SPI


Exerciseur I2C/SPI et analyseur de protocole

I2C est une interface à deux fils pour connecter des appareils à faible vitesse tels que des microcontrôleurs, des EEPROM, des convertisseurs A/D et D/A, des interfaces d’E/S et d’autres petits périphériques dans des systèmes embarqués. Le bus I2C est utilisé par de nombreux circuits intégrés et est simple à mettre en œuvre. N’importe quel microcontrôleur peut communiquer avec les bus I2C. Le bus I2C peut communiquer sur des appareils lents et peut également utiliser des modes haute vitesse pour transférer de grandes quantités de données.

 

SPI est l’une des interfaces largement utilisées entre le microcontrôleur et les circuits intégrés périphériques tels que les capteurs, les CAN, les DAC, les registres à décalage, la SRAM et autres. SPI est l’interface maître-esclave synchrone en duplex intégral. Le maître et l’esclave peuvent transmettre des données en même temps. L’interface SPI peut être à 3 ou 4 fils.

 

PGY-I2C/SPI-EX-PD est l’instrument leader qui permet aux ingénieurs de conception et de test de tester les conceptions I2C ou SPI respectives pour ses spécifications en configurant PGY-I2C/SPI-EX-PD comme maître/esclave, générant I2C/ Le trafic SPI et le décodage des paquets de décodage du protocole I2C/SPI.

Caractéristiques:

  • Prend en charge les spécifications I2C
  • Prend en charge les spécifications SPI
  • Possibilité de le configurer en maître/esclave
  • Générer différents paquets I2C/SPI
  • Vitesses de données variables
  • Générer du trafic I2C/SPI et décoder le protocole du bus
  • Chronogramme du bus de protocole décodé
  • Affichage de la liste de l’activité du protocole
  • Possibilité d’écrire un script d’exercice pour combiner plusieurs générations de trames à différentes vitesses de données
  • Interface ordinateur hôte USB 2/3
  • Diffusion continue de l’activité du protocole vers le disque dur/SSD du système hôte
  • Prise en charge de l’API pour l’automatisation en python ou C#
Request A Quote Request A Demo