PGY-SPMI-EX-PD SPMI 프로토콜 exercier 및 분석기

SPMI 프로토콜 분석기(PGY-SPMI-EX-PD)는 테스트 중인 호스트와 설계 간의 통신을 캡처하고 디버깅할 수 있는 여러 기능을 갖춘 프로토콜 분석기입니다. SPMI(System Power Management Interface)는 2선식 동기 직렬 양방향 인터페이스가 있는 MIPI(모바일 산업 프로세서 인터페이스) 표준으로 SoC(System on-Chip) 프로세서 시스템의 통합 전원 컨트롤러(PC)를 하나 이상의 전력 관리 집적 회로(PMIC) 전압 조정 시스템.

PGY-SPMI-EX-PD는 설계 및 테스트 엔지니어가 SPMI 디자인을 테스트 할 수있는 선도적 인 장비입니다 PGY-SPMI-EX-ED를 마스터 / 슬레이브로 구성함으로써시간 변화 및 오류 주입 기능을 사용하여 SPMI 트래픽을 생성하고 SPMI 프로토콜 패킷을 디코딩합니다.

PGY-SPMI-EX-PD SPMI 프로토콜 exercier 및 분석기

특징

  • SPMI v 1.0/ 2.0 규격을 지원합니다.
  • 마스터 또는 슬레이브로 구성하는 기능
  • 단독 마스터 기능을 지원합니다.
  • 요청 가능 슬레이브(RCS)를 기능을 지원합니다.
  • 복잡한 BUS 중재 프로세스를 지원합니다.
  • 다른 SPMI 패킷을 생성합니다.
  • 패리티 오류, ACK/NACK 오류 및 SSC 건너뛰기 오류와 같은 오류 주입
  • 가변 SPMI 데이터 속도(32kHz – 26Mhz1), 전압 드라이브 레벨(1.2 또는 1.8), 듀티 사이클(25%, 50%, 75%).
  • 버스의 SPMI 트래픽과 프로토콜 디코드를 동시에 생성합니다.
  • HDD/SSD로 프로토콜 데이터 연속 스트리밍
  • 프로토콜 디코딩 버스의 타이밍 다이어그램
  • 프로토콜 활동 목록 보기
  • 프로토콜 디코딩 데이터의 오류 분석
  • 여러 개를 결합하기 위해 연습자 스크립트를 작성할 수 있는 기능
  • 다양한 데이터 속도로 데이터 프레임을 생성합니다.
  • USB2/3 호스트 컴퓨터 인터페이스
  • Python 및 C++에서 자동화를 위한 API를 지원합니다.
  • SPMI 사양의 진화를 위해 유닛으로 업그레이드할 수 있는 유연성입니다.
  • 선택적 프로토콜 구현 컴플라이언스 문 (PICS) 지원 스크립트

다중 도메인 보기

다중 도메인보기는 단일 GUI에서 SPMI 프로토콜 활동의 전체보기를 제공합니다. 사용자는 GUI 또는 스크립트를 사용하여 SPMI 트래픽을 생성하기 위해 분석기를 쉽게 설정할 수 있습니다. 사용자는 설정 메뉴에서 다른 트리거 조건을 설정하여 특정 이벤트에서 프로토콜 활동을 캡처하고 마스터와 슬레이브 간의 전환을 디코딩 할 수 있습니다. 디코딩 된 결과는 자동 상관과 함께 타이밍 다이어그램 및 프로토콜 목록 창에서 볼 수 있습니다. 이 포괄적인 정보 보기는 SPMI 프로토콜 활동을 디버그하기 위한 사용하기 쉬운 솔루션을 제공하여 업계 최고가 됩니다. 호스트 시스템 HDD/SSD에 대한 지속적인 스트리밍 프로토콜 활동은 DUT/s가 다른 상태로 설정될 때 데이터를 다시 캡처할 필요 없이 원활한 롤 모드 작동을 보장하여 테스트 시간을 절약합니다 테스트 시간을 절약 할 수 있습니다.

운동자

PGY-SPMI-EX-PD는 GUI 및 스크립트를 사용하여 SPMI 트래픽 생성을 지원합니다. 사용자는 간단한 트래픽 생성을 생성 할 수 있습니다 GUI를 사용하여 DUT를 테스트하려면. 스크립트 기반 GUI는 오류 주사를 포함하여 실제 세계에서 완전한 예상 트래픽을 에뮬레이션 할 수있는 유연성을 제공합니다. 이 샘플 스크립트 사용자는 다음과 같이 SPMI 트래픽을 생성 할 수 있습니다.

스크립트 라인 # 1 : USID 06으로 슬레이브에 쓰기
스크립트 라인 # 2 : REG가 USID 06으로 슬레이브로 읽습니다.
스크립트 라인 # 3 : Ext Reg USID 06으로 슬레이브에 쓰기
스크립트 라인 # 4 : Ext Reg Usid 06으로 슬레이브로 읽습니다.

타이밍 다이어그램 및 프로토콜 목록 보기

타이밍 뷰는 버스 다이어그램이있는 SCKL 및 SDATA 신호의 플롯을 제공합니다. 디지털 타이밍 파형의 프로토콜 비트의 오버레이는 프로토콜 디코딩 된 데이터를 쉽게 디버깅하는 데 도움이됩니다. 커서 및 줌 기능은 타이밍 오류에 대한 타이밍 다이어그램에서 프로토콜을 분석하는 것이 편리합니다.

프로토콜 창은 각 상태 및 모든 패킷 세부 사항에 디코딩 된 패킷 정보를 제공합니다. 프로토콜 목록 창에서 선택한 프레임은 타이밍보기에서 자동 상관되어 패킷의 타이밍 정보를 볼 수 있습니다.

강력한 트리거 기능

PGY-SPMI-EX-PD 간단한 트리거 기능을 지원합니다. 분석기는 Reg 쓰다 SLEEP 또는 WAKE UP과 같은 프로토콜 패킷에 대해 트리거할 수 있습니다. 고급 트리거는 여러 트리거 조건을 모니터링하고 여러 상태 트리거 시스템을 설정할 수있는 유연성을 제공합니다.

프로토콜 구현 준수 명세서 (PICS) 테스트 스크립트

설계자는 선택적 PICS 기능을 통해 SPMI 규격의 PICS 요건에 따라 설계 적합성을 테스트할 수 있습니다. 이 소프트웨어는 설계자가 1/few/All 테스트 케이스를 선택하고 제품의 이 PICS 기능을 사용하여 자동으로 실행할 수 있는 유연성을 제공합니다.

200개 이상의 테스트 ID 스크립트를 지원합니다.

테스트는 정의된 단계에 따라 실행되며 각 테스트에 대해 합격/불합격 판정을 제공합니다. 이는 사내 컴플라이언스 테스트를 지원하고 설계 팀이 SPMI 표준에 따라 구현하도록 지원하는 중요한 단계입니다. 이것의 핵심 결과는 설계가 SPMI PICS 구현을 충족한다는 보장과 함께 제품의 출시 기간을 단축하는 것입니다.

자세한 보고서는 PASS/FAIL 평결을 통해 PICS 결과를 캡처합니다.

 

PGY-SPMI-EX-PD
사양
기능 PGY-SPMI-EX-PD
운동자
구성 가능 마스터 1 + 노예 4명
SPMI 트래픽 생성 사용자 지정 SPMI 트래픽 생성
실제 네트워크 트래픽 시뮬레이션
SCL 주파수 32 kHz to 26 MHz1
전압 구동 레벨 1.2V1 or 1.8V
명령 시퀀스 지원 DDB 마스터를 제외한 모든 명령 시퀀스가 지원됨
읽으세요
SCLK 듀티 사이클 변동 네 (25%, 50%, 75%가 될 수 있습니다.)
SCLK & SDATA Delay 해상도(4ns)
두 메시지 사이의 지연
사양 SPMI 1.0 및 SPMI 2.0; PICS(v1.0 지원 v2.0 사양)
SPMI 네트워크 단독 마스터와 다중 마스터
주입 오류 마스터 – 데이터 패리티
– 명령 패리티,
– 주소 패리티
– SSC를 건너뜁니다(단독 마스터 시스템에만 해당).슬레이브 – 데이터 패리티(NON RCS)
프로토콜 분석:
지지대 SPMI 프로토콜 디코드
프로토콜 보기 타이밍 다이어그램 보기
프로토콜 목록 보기
프로토콜 pa를 표시하는 버스 다이어그램입니다.
ckets with timingdiagram 플롯
프로토콜 트리거 단순합니다(SSC 이후 사용자 정의 SPMI 패킷에 트리거).
캡처 기간 연속 스트리밍 프로토콜 데이터
프로토콜 오류 보고서 데이터 패리티,
동등성을 패리티
어드레싱 패리티
ACK/ NACK 오차
호스트 연결 USB 3.0 / 2.0 인터페이스

주문 정보
PGY-SPMI-EX-PD (v 1.0):SPMI 프로토콜 연습기 및 분석기(v 1.0 사양)
PGY-SPMI-EX-PD (v 2.0): SPMI 프로토콜 연습기 및 분석기(v 2.0 사양)
PGY-SPMI-UPG (v 1.0 to v 2.0): V 1.0에서 SPMI 프로토콜 연습기 및 분석기를 업그레이드합니다.
v 2.0 사양에 대한 사양
-Opt PICS (프로토콜 구현 컴플라이언스 문 테스트 스크립트 v 1.0 for 2.0 SPMII
사양)

PGY-SPMI-EX-PD에 대한 결과물
PGY-SPMI-EX-PD 유닛
USB3.0 케이블
PGY-SPMI-EX-PD CD로 소프트웨어
12V DC 채택자
DUT에 연결하기 위한 암 커넥터가 있는 플라잉 리드 프로브 케이블

치수: ( L- 157mm ; W- 90mm ; H-27mm )

Request A Quote Request A Demo